HPC & SmartNIC
Crypto offload sans impact CPU compute
FPGA en SmartNIC pour chiffrer au fil de l'eau, CPU pour les jobs MPI, GPU pour les kernels scientifiques.
FPGA
Offload NIC RDMA chiffré
Charges de travail
- ▸ RDMA RoCE v2 AES-GCM
- ▸ MPI over encrypted IB
- ▸ Checksum offload
Performance
400 Gbps / 0 % CPU
CPU
Scheduler + jobs control plane
Charges de travail
- ▸ SLURM / PBS Pro
- ▸ MPI rank orchestration
- ▸ Checkpointing chiffré
Performance
< 1 % overhead scheduling
GPU
Kernels scientifiques
Charges de travail
- ▸ CFD / FEM / DFT
- ▸ Weather forecast kernels
- ▸ Molecular dynamics
Performance
> 1 PFLOPS FP64
Scénario multi-agent
Un job MPI démarre : le CPU distribue les ranks, le FPGA chiffre chaque message RDMA à 400 Gbps, le GPU exécute le kernel CFD, le checkpoint final est chiffré avant écriture sur le stockage partagé.