Ferroviaire ERTMS
Signalisation sécurisée FRMCS + CBTC
FPGA chiffre l'Euroradio, CPU gère l'interlocking, GPU pour la supervision trafic ligne.
FPGA
Chiffrement Euroradio FRMCS
Charges de travail
- ▸ GSM-R / FRMCS chiffré
- ▸ Balise EuroBalise
- ▸ Synchronisation 1588
Performance
Jitter < 1 ms
CPU
RBC / Interlocking
Charges de travail
- ▸ Logique RBC EN 50129
- ▸ Journal SIL4
- ▸ Export ERA TSI
Performance
1 000 trains / ligne
GPU
Prédictif + CBTC
Charges de travail
- ▸ Prédiction retards
- ▸ CBTC moving block
- ▸ Anomalie capteur
Performance
100 k sections suivies
Scénario multi-agent
Un train entre en zone ERTMS Level 3 : le FPGA chiffre l'Euroradio en <1 ms, le CPU met à jour l'interlocking RBC, le GPU recalcule le moving block et ajuste la vitesse cible.